當前位置:
首頁 > 最新 > 好消息:Model Composer—基於模型的工具,可實現快速設計探索。免費申請試用 90 天評估版!

好消息:Model Composer—基於模型的工具,可實現快速設計探索。免費申請試用 90 天評估版!

Model Composer 是一款基於模型的設計工具,不僅能夠在 MathWorks Simulink? 環境中進行快速設計探索,而且還可通過自動代碼生成加速基於 Xilinx 全可編程器件的生產。您不僅可使用高層次性能優化模塊通過演算法來進行表達和迭代,還可通過系統級模擬來驗證功能正確性。Model Composer 可通過自動優化將您的演算法規範轉換為生產品質實現方案,其可擴展 Xilinx 高層次綜合技術。

主要特性與優勢

加速設計迭代

高層次抽象:演算法主導型構建塊以功能性為重點,可為域專家加速設計探索提供至關重要的易用特性。

支持向量和矩陣:可實現基於框架的演算法設計,為您轉而採用中間低層次實現模型節省寶貴的時間和精力。

專用庫:性能優化的計算機視覺、數學和線性代數庫可用作模塊,在 Xilinx 全可編程器件上進行模擬和實現高性能。

將可綜合的 C/C++ 導入為定製模塊:能夠創建您自己的模擬及代碼生成模塊,這可為設計差異化演算法提供更大的靈活性。

與 Simulink 無縫集成:與 Simulink 產品系列的模塊直接連接,不僅可實現系統級建模和模擬,而且還能夠充分利用 Simulink 圖形環境的刺激生成和數據可視化功能。

支持整數、浮點和定點:支持 Simulink 中的原生浮動和整數數據類型,以及由 Vivado HLS 提供支持的定點和半數據類型。

變換架構演算法

自動優化:不僅可分析 Simulink 中的演算法規範和執行自動優化,以實現可針對吞吐量進行優化的微架構,而且還可降低 Block RAM 利用率並實現模塊的並行執行。

加快 IP 創建:將支持模擬的設計變成您可在 Vivado IP Integrator 中使用的 RTL IP 封裝並充分利用複雜設計即插即用 IP 集成設計環境的所有優勢。

擴展至 DSP 的系統生成器:針對您設計的各部分利用 Model Composer 易用性及模擬速度的優勢,並將合成的 RTL 導出到您現有的 DSP 設計系統生成器中作為新的自定義模塊。

導出至 Vivado HLS:高級特性可通過自動生成您進一步優化演算法將需要的一切(包括從模擬中記錄的測試向量)在設計、模擬和驗證您設計的 Simulink 圖形環境與 Vivado HLS 之間提供一條鏈路。

使用界面映射 RTL 介面:可便捷地使用圖形界面將設計中的輸入和輸出映射至所支持的 RTL 介面(AXI4-Lite、AXI4-Stream、AXI4-Stream 視頻、FIFO 和 Block RAM)以及用於實現方案的視頻格式(AXI4-Stream 視頻)。

自動測試工作台生成:對來自測試工作台模擬和生成的測試向量自動生成日誌,以驗證可執行設計和所生成代碼之間的功能對等值.

喜歡這篇文章嗎?立刻分享出去讓更多人知道吧!

本站內容充實豐富,博大精深,小編精選每日熱門資訊,隨時更新,點擊「搶先收到最新資訊」瀏覽吧!


請您繼續閱讀更多來自 FPGA開發圈 的精彩文章:

為Zynq SoC和Zynq UltraScale+MPSoC實現SPI介面

TAG:FPGA開發圈 |