重磅!Xilinx 發明新型自適應計算產品-ACAP,新任華裔CEO描繪公司願景與戰略藍圖
2018 年 3 月 19 日,北京— 自適應和智能計算的全球領先企業賽靈思公司(Xilinx, Inc.,(NASDAQ:XLNX))總裁兼首席執行官(CEO)Victor Peng,揭示了公司的未來願景與戰略藍圖。Peng 的願景旨在為賽靈思帶來新發展、新技術和新方向,打造 「自適應的智能世界」。在該世界中,賽靈思將超越 FPGA 的局限,推出高度靈活且自適應的全新處理器及平台產品系列,為用戶從端點到邊緣再到雲端多種不同技術的快速創新提供支持。
圖1:Victor Peng 演示賽靈思打造 「自適應的智能世界」 的新戰略
三大戰略實現宏偉藍圖
「數據中心加速」提為發展新重點:賽靈思正在加強與關鍵數據中心客戶、生態系統合作夥伴及軟體應用開發商的合作力度,以進一步推動計算加速、計算存儲及網路加速領域的創新與部署。數據中心是一個快速普及技術的領域,以此為重點,可以讓客戶迅速受益於賽靈思技術,為各種應用所帶來的數量級提升的性能和單位功耗性能優勢,其中包括人工智慧(AI)推斷、視頻與圖像處理、基因組學等應用。
加速主流市場的發展:在這些主流市場中,賽靈思一直是關鍵技術的領先者而且擁有深厚的市場根基。這些市場包括八大市場領域:汽車、無線基礎設施、有線通信、音頻、視頻與廣播、航空航天、工業、科學與醫療、測試、測量與模擬以及消費類電子技術。這些主流市場與客戶仍然是賽靈思的核心,公司將繼續積極推進上述領域的創新。
推出ACAP (Adaptive Compute Acceleration Platform,自適應計算加速平台):第三個要點也是最重要的戰略就是最新公布的這款突破性產品。ACAP 是高度集成的多核異構計算平台,能針對各種應用與工作負載的需求,從硬體層進行更改變化。ACAP 的自適應能力可支持在工作過程中以毫秒級動態調節,實現了 CPU 與 GPU 所無法企及的性能水平與單位功耗性能。
「雖然 FPGA 與 Zynq SoC 技術仍然是我們業務的核心,但賽靈思今後將不再僅僅是一家 FPGA 企業。FPGA技術是我們的傳統,我們在此基礎上已發展了多年,包括在可編程晶元上全面集成了 SoC,開發出了 3D IC,構建了軟體開發框架,並創建了合作夥伴生態系統,為行業提供了獨一無二的產品。ACAP 的發明,意味著我們將上述創新提升到了一個新的高度,在當前以及未來我們將為數據中心與我們的主流市場創造更多的價值。」
——Victor Peng,賽靈思總裁兼 CEO
在大數據與人工智慧迅速興起的時代,ACAP 理想適用於加速廣泛的應用,其中包括視頻轉碼、資料庫、數據壓縮、搜索、AI推斷、基因組學、機器視覺、計算存儲及網路加速等。軟硬體開發人員將能夠針對端點、邊緣及雲應用設計基於 ACAP 的產品。首款 ACAP 產品系列,將是採用台積電 7 納米工藝技術開發的代號為「Everest(珠穆朗瑪峰)」的產品系列,該產品將於今年年底實現流片。
Victor Peng 介紹 ACAP 可以給開發者帶來的諸多好處
賽靈思總裁兼首席執行官(CEO)Victor Peng 表示:「這不僅對業界來說是一項重大的技術顛覆,更是我們自發明 FPGA 以來最卓著的工程成就。這款革命性的全新架構是賽靈思更廣泛市場戰略的一部分,將幫助公司朝著 FPGA 以外的領域發展,並突破『僅支持硬體開發者』的局限。ACAP 產品在數據中心以及我們廣泛市場領域的應用,將加速自適應計算技術的廣泛普及,從而讓智能、互連、自適應的世界更早成為現實。」
「
ACAP技術細節
自適應計算加速平台
」
ACAP 的核心是新一代的 FPGA 架構,結合了分散式存儲器與硬體可編程的 DSP 模塊、一個多核 SoC 以及一個或多個軟體可編程且同時又具備硬體自適應性的計算引擎,並全部通過片上網路(NoC)實現互連。ACAP還擁有高度集成的可編程I/O功能,根據不同的器件型號這些功能從集成式硬體可編程存儲器控制器,到先進的SerDes收發器技術,前沿的RF-ADC/DAC和集成式高帶寬存儲器(HBM)。
Victor Peng 介紹 ACAP 的核心 — 新一代 FPGA 架構
軟體開發人員將能夠利用 C/C++、OpenCL 和 Python 等軟體工具應用ACAP系統。同時,ACAP也仍然能利用 FPGA 工具從RTL 級進行編程。
「這就是未來計算的形式。我們所說的是能在幾分鐘內即完成基因組排序,而非幾天;數據中心能根據計算需求自行對其伺服器的工作負載進行編程調整,例如在白天進行視頻轉碼,晚上則執行影像識別。這一點意義重大。」
——Patrick Moorhead,Moor Insights & Strategy 市場調查公司創始人
ACAP歷經四年的研發,累積研發投資逾 10 億美元。賽靈思目前有超過 1500 名軟硬體工程師參與「ACAP 和Everest」的設計。目前,軟體工具已交付給主要客戶。首款「Everest」產品將於 2018 年實現流片,於 2019 年交付給客戶。
「Everest」 的性能提升
與當今最新的 16 納米Virtex VU9P FPGA 相比,「Everest」有望將深度神經網路的性能提升20 倍!基於「Everest」的 5G 遠程無線電頭端和目前最新的 16 納米無線電相比可將帶寬提升 4 倍。屆時,跨多個市場領域的各種應用都能實現性能和功耗效率的顯著提升,這些市場包括汽車、工業、科學與醫療、航空航天、測試、測量與模擬、音視頻與廣播以及消費類電子產品市場等。
此次 ACAP 和 「Everest」 行動的發布,是Peng先生對Xilinx未來願景的一部分。
※麥克斯韋也是站在了他的肩膀上,他本該靠電磁學聞名於世,卻偏偏只被當成測出引力常數的第一人
※AI開始在晶元設計領域大顯身手 部分任務已超越人類工程師
TAG:EETOP |