聯發科技推出業內首個7nm 56G PAM4 SerDes IP
今天,聯發科技推出業界第一個通過7nm FinFET硅驗證(Silicon-Proven)的56G PAM4 SerDes IP,進一步擴充其ASIC產品陣線。該56G SerDes解決方案基於數字信號處理(DSP)技術,採用高速傳輸信號PAM4,具有一流的性能、功耗及晶粒尺寸(Die-area)。聯發科技56G SerDes IP 已通過7nm 和16nm原型晶元實體驗證,確保該IP可以很容易地整合進各種前端產品設計中。
聯發科技具有業界最廣泛的SerDes產品組合,為ASIC設計提供從10G、28G、56G到112G的多種解決方案。聯發科技的ASIC服務和產品組合面向多種應用領域,諸如:企業級與超大規模數據中心、超高性能網路交換機、路由器、4G/5G基礎設施(回程線路Backhaul)、人工智慧及深度學習應用、需要超高頻寬和長距互聯的新型計算應用。
聯發科技副總經理暨智能設備事業群總經理遊人傑表示:「過去這些年,ASIC市場發生了變化,為實現差異化競爭,物聯網、通信及一些消費領域產品都需要獨特的ASIC解決方案。我們從中看到了 ASIC新的發展機遇。聯發科技最新的ASIC方案提供通過 7nm 和16nm製程硅驗證的IP,可無縫整合進入先進的ASIC產品中。」
聯發科技提供ASIC服務,致力幫助尋求專業設計及客制化晶元設計方案的客戶,在多個領域拓展商機,如:有線和無線通信、超高性能計算、低功耗物聯網、無線連接、個人多媒體、先進感測器和射頻。聯發科技的ASIC服務涵蓋從前端到後端的任何階段 — 系統及平台設計、系統單晶元(SoC)設計、系統整合及晶元物理布局(Physical layout)、生產支持和產品導入。
採用聯發科技56G SerDes IP的首款產品已經在開發中,預計於2018下半年上市。
※中國IC到底應該走大量,還是應該走尖端?
※爆EUV技術在5nm存在隨機缺陷,目前無解
TAG:EET電子工程專輯 |